# 7919 Sistemas Embebidos 2º Cuatrimestre de 2017

#### **CLASE 11: INTERFACES DE RED Y DEBUG**

Prof: José H. Moyano Autor original: Sebastián Escarza

Dpto. de Cs. e Ing. de la Computación Universidad Nacional del Sur Bahía Blanca, Buenos Aires, Argentina







Grids Grids



#### Interfaces de red

- Hemos visto un conjunto representativo de interfaces de comunicación.
- · Sin embargo, el escenario es más amplio:
  - mútiples medios (cable, radio, IR, fibra óptica).
  - las conexiones no necesariamente son permanentes.
- Un entorno de red tiene una infraestructura mayor en la que se debe:
  - determinar cómo se formatean e interpretan los datos
  - establecer mecanismos de direccionado
  - fijar mecanismos de detección y corrección de errores.





#### Interfaces de red

- Protocolos de red:
  - normas que definen los acuerdos entre los nodos de la red relativas a los diversos aspectos para establecer la comunicación.











#### Interfaces de red - Radio

- La comunicación puede darse a través de objetos no conductores.
- A baja potencia se pueden lograr conexiones locales.
- Más propenso a interferencias: los protocolos definen mecanismos específicos para evitar el acople de canales de comunicación, etc.
- Analizaremos dos estándares:
  - Bluetooth
  - Zigbee







- Estándar abierto controlado por el Bluetooth Special Interest Group.
- Opera en el rango de 2.402 a 2.480 Ghz (ISM).
- Provee enlaces de radio de baja potencia.
- Alcance teórico de 1, 10 y 100 metros.
- Tasa de transferencia: 1Mbps (3Mbps BT 2.0).
- Hasta 8 dispositivos por red (1 master y 7 slaves).
- Usa spread-spectrum frequency hopping: el transmisor cambia la frecuencia de manera pseudo-aleatoria 1600 veces por segundo.







- Cada dispositivo tiene una dirección, una clase y una lista de servicios (permite filtrar dispositivos de interés p/establecer comunicación).
- Los dispositivos se conectan sin intervención del usuario (sincronizan sus cambios de frecuencia) formando mini redes (piconets), las cuales pueden coexistir en un mismo ambiente (cada una cambia según su patrón).
- En caso de colisiones y corrupción de datos, el sistema es capaz de detectar mediante software esta condición y rechazar los datos erróneos.







- El protocolo Bluetooth:
  - permite configurar redes de dispositivos de manera autónoma.
  - provee varios mecanismos de corrección de errores.
- Bluetooth define un stack de protocolos variable:
  - protocolos obligatorios
  - protocolos para distintos tipos de enlaces
  - protocolos de control de telefonía
  - protocolos adoptados
- La infraestructura es compleja y el costo de implementación elevado para sistemas simples.















## Interfaces de red - Zigbee

- Estándar administrado por la Zigbee Alliance.
- Es más simple y económico que Bluetooth:
  - menos requerimientos de software
  - tasas de transferencia menores
  - consumo más bajo
- Tres tipos de nodos:
  - Coordinador Zigbee: cada red tiene uno. Puede comunicarse con otras redes (el más poderoso).
  - Full Function Device: puede pasar datos a otros dispositivos (rutear información dentro de la red).
  - Reduced Function Device: puede comunicarse con la red (el más simple).







## Interfaces de red - Zigbee

- A menor capacidad en el nodo, menor memoria y poder de cómputo requiere (menor costo).
- Los slaves pueden dormir la mayor cantidad de tiempo posible y activarse cuando sea necesario, dependiendo si la red es con o sin beacon.











- Respecto a comunicación serie habíamos visto:
  - SPI
  - I<sup>2</sup>C
  - Comunicación asincrónica
- Ninguno de ellos es tolerante a fallas.
- Los estándares CAN y LIN se utilizan en escenarios específicos donde se requiere de alta confiabilidad en las comunicaciones.





- Controller Area Network (CAN):
  - Estándar propuesto por Bosch para subsistemas en automóviles:
    - interferencia electromagnética
    - amplio rango de operación (temperatura, humedad, etc.)
  - Serie asincrónico multimaestro
  - Alta confiabilidad.
  - Protocolo complejo.
  - Aborda sólamente las dos capas inferiores del modelo OSI.
  - Soporte en capas superiores mediante estándares derivados.











- Controller Area Network (CAN):
  - Cantidad ilimitada de nodos.
  - Los nodos no tienen direcciones.
     Aplican filtrado de mensajes para saber si el mensaje en el bus es relevante y debe ser leído.
  - Transferencia de datos en frames complejos.
  - Chequeo de errores exhaustivo. Si un nodo detecta que está fallando, puede desconectarse de la red.
  - Protocolo usualmente manejado vía controladores y librerías.









- Controller Area Network (CAN):
  - Comunicación asincrónica con tasa fija de transf.
  - Lógica dominante-recesiva en el bus (de mínima).
  - Mecanismo de arbitraje:
    - privilegia al mensaje de mayor prioridad
    - si un nodo detecta que su mensaje ha sido corrompido y tiene menor prioridad, deja de transmitir y espera.

no se pierde tiempo, ni se prioridad.

| Truth tables for dominant/recessive and logical AND |      |          |           |  |   |   |   |  |  |
|-----------------------------------------------------|------|----------|-----------|--|---|---|---|--|--|
| Bus state with two nodes transmitting Logical AND   |      |          |           |  |   |   |   |  |  |
|                                                     |      | dominant | recessive |  |   | 0 | 1 |  |  |
| domi                                                | nant | dominant | dominant  |  | 0 | 0 | 0 |  |  |
| reces                                               | sive | dominant | recessive |  | 1 | 0 | 1 |  |  |







 CAN: Arbitraje de bus











- CAN es muy confiable, pero complejo y costoso para dispositivos simples.
- Local Interconnect Network (LIN):
  - Alternativa más económica, pequeña y lenta que CAN.
     Interopera con esta última.
  - Topología de red fija.
  - Único nodo master (mayor poder de procesamiento) y los demás nodos son esclavos (nodos simples o hardware dedicado).
  - El master inicia las comunicaciones y sólo un slave o el mismo maestro puede contestar. No hay mecanismo de gestión de colisiones.
  - Se incluye una API en C como parte del estándar.







- Local Interconnect Network (LIN):
  - Bus: un único cable (open drain).
  - Frame: header + response.
  - Header (a cargo del master):
    - Break field: alerta a slaves acerca de un nuevo mensaje
    - Sync byte: para que los slaves sincronicen sus relojes
    - Id: identifica el slave y la acción a realizar.
  - Response (a cargo del master o slave):
    - hasta 8 bytes + checksum.









Ej: interface CAN/LIN (CAN–ECAN<->USART–LIN).







Ej. CAN/LIN











#### Interfaces de red - Internet

- La conexión a Internet de sistemas embebidos es cada día más habitual:
  - interfaces de control
  - transferencia de datos
  - loT (Internet of Things)
- Varios protocolos interactúan para dar soporte:









#### Interfaces de red - Internet

- Dada la complejidad existente en este tipo de contextos el manejo de protocolos de internet en Sistemas Embebidos se realiza mediante:
  - los servicios del sistema operativo (si se utiliza uno).
  - un conjunto de librerías que facilitan la utilización de los servicios de cada una de las capas (protocol stack).
  - el uso de microcontroladores o dispositivos que cuentan con la capacidad de procesar las tramas y paquetes en hardware.
- Se suelen ver implementaciones embebidas de servidores Web, DNS, FTP, etc.







#### Interfaces de red - Internet

- Intel Galileo Gen 1:
  - TCP/IP, UDP/IP, SSH, Telnet, etc.
  - Posibilidad de abrir sockets (Embedded Linux)











- Habíamos visto tres alternativas para depurar un sistema embebido:
  - host based debugging (simulación)
  - debuggers remotos y kernels de debugging (software de debug en el target)
  - hardware de debugging
    - ICEs: hardware que se añade al target
    - Interfaces de debugging: hardware que forma parte del target
- A continuación nos centraremos en la última alternativa: las interfaces de debug.







- Ventajas con respecto a los kernels de debug:
  - no hay que añadir software adicional en el target
  - no se requiere un funcionamiento mínimo que garantice que el kernel se ejecuta libre de errores para debuggear
  - no existe riesgo de sobreescribir el kernel de debug
- Ventajas con respecto al hardware de debug:
  - no hay que añadir hardware (no siempre posible en SoCs)
  - no hay problemas de visibilidad de pipelines y caches (logic analyzers).
- Existe una tendencia cada vez mayor a incorporar circuitería de debug en los procesadores centrales a partir de cierto rango de prestaciones.







- Se incorpora circuitería dedicada en el target.
  - implementa una suerte de kernel de debug en hardware.
- Se dispone de un pinout estándar (útil para conectar diversos dispositivos de debug que adopten el estándar utilizado).
- No se modifica el sistema (ni en software, ni en hardware). Depuración en condiciones "release".
- Veremos 3 estándares:
  - Background Debug Mode (BDM)
  - Joint Test Action Group (JTAG)
  - Nexus







- Ej: MPC56532 Bit Microcontroller
- Ej: ARM Cortex-M0















- Background Debug Mode BDM
  - Estándar propietario de Motorola (Freescale).
  - Un conector dedicado (pinout estándar). El hardware provee las señales de debug a dicho conector.
  - Dispositivo n-wire/wiggler se conecta y realiza la interfaz con el host.











- Background Debug Mode BDM
  - Mucho más económico que un ICE.
  - Muchos ICEs se valen de interfaces estándares para conectarse al Target.
- BDM pinout (se transmite en tiempo real):
  - PSTX: Processor Status
  - DDATA: Debug Data

| RESERVED       | 1       | 2       | BREAKPOINT                   |
|----------------|---------|---------|------------------------------|
| GROUND         | 3       | 4       | DSCLK                        |
| GROUND         | 5       | 6       | RESERVED                     |
| RESET          | 7       | 8       | DSI                          |
| +5 Volts       | 9       | 10      | DSO                          |
| GROUND         | 11      | 12      | PST3                         |
| PST2           | 13      | 14      | PST1                         |
| PST0           | 15      | 16      | DDATA3                       |
| DDATA2         | 17      | 18      | DDATA1                       |
| DDATA0         | 19      | 20      | GROUND                       |
| RESERVED       | 21      | 22      | RESERVED                     |
| GROUND         | 23      | 24      | CLK_CPU                      |
| VCC_CPU        | 25      | 26      | TEA                          |
| Figure 7.2: Pi | nout fo | r the M | otorola BDM debug interface. |

Figure 7.2: Pinout for the Motorola BDM debug interface.







- BDM Processor status codes (PST3 PST0):
- Diseñados para:
  - debugger en host que tiene conocimiento de la imagen del programa a debuggear.
- Instrucciones especiales de debug en el I.Set:
  - PULSE: PSTX = 0100.
  - WDDATA: Sacar datos por DDATA0-3.

| PST3 - PST0                                            | Definition                                                 |  |  |  |
|--------------------------------------------------------|------------------------------------------------------------|--|--|--|
| 0000                                                   | Continue execution                                         |  |  |  |
| 0001                                                   | Begin execution of an instruction                          |  |  |  |
| 0010                                                   | Reserved                                                   |  |  |  |
| 0011                                                   | Entry into user mode                                       |  |  |  |
| 0100                                                   | 0100 Begin execution of PULSE or WDDATA instruction        |  |  |  |
| 0101                                                   | 0101 Begin execution of taken branch                       |  |  |  |
| 0110                                                   | 0110 Reserved                                              |  |  |  |
| 0111                                                   | Begin execution of RTE instruction                         |  |  |  |
| 1000                                                   | Begin 1-byte transfer on DDATA                             |  |  |  |
| 1001                                                   | Begin 2-byte transfer on DDATA                             |  |  |  |
| 1010                                                   | Begin 3-byte transfer on DDATA                             |  |  |  |
| 1011                                                   | Begin 4-byte transfer on DDATA                             |  |  |  |
| 1100 Exception processing (asserted for multiple cycle |                                                            |  |  |  |
| 1101 Emulator-mode entry exception processing (as ab   |                                                            |  |  |  |
| 1110                                                   | 1110 Processor is stopped, waiting for interrupt (as above |  |  |  |
| 1111                                                   | Processor is halted (as above)                             |  |  |  |

Figure 7.3: Processor codes output.

Status signals output through the BDM debug core.







- Instrucciones especiales de debug en el I.Set:
  - WDDATA: Permite transmitir datos al host (por ej. para incorporar watches).
- BDM define una serie de comandos para controlar el proceso de debug. Dichos comandos:
  - se envían y ejecutan directamente en el procesador central del target
  - tienen impacto en la ejecución del programa en el target (por ej. robo de ciclos, detención del procesador)









- Joint Test Action Group JTAG
  - Protocolo IEEE 1149.1. Evolucionó a partir del testeo en la industria de placas madres de PC.
  - Standard Test Access Port and Boundary-Scan Architecture.
  - El testeo de placas se realizaba en máquinas especializadas con arreglos muy densos de puntos de contacto.
    - conectan cada nodo de la placa
    - detección de cortos, conexiones erróneas entre nodos, circuitos abiertos, etc.
  - El diseño de JTAG conecta cada nodo del circuito a un bit de un registro de desplazamiento (serializa el acceso a los nodos de la placa). Cientos o miles de bits por stream serial.







- El target añade circuitería específica para JTAG:
  - cada nodo a testear es interfaceado a un bit en el stream.
  - lógica de control para el desplazamiento entre las celdas JTAG de cada nodo/pin.









 El estado del sistema puede muestrearse por completo en un instante. Luego se desplazan los valores obtenidos para ser recuperados en serie por la interface.









 Así como el estado de un pin puede ser leído por la celda JTAG asociada, es posible establecer el valor de un pin a partir de la misma (JTAG stream in).









- Pines JTAG (relativamente pocos interface serial)
  - TCK: Señal de clock
  - TMS: Test mode select (selecciona el estado de una máquina de estados que implementa el controlador).
  - TDI/TDO: La entrada/salida serial del protocolo
  - TRST: Reset.

| PIN  | Description  A clock input that synchronizes the JTAG port logical operations  A test mode select input that is sampled on the rising edge of TCK sequence the internal state machine controller (TAP Controller) |  |  |  |
|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| TCK  |                                                                                                                                                                                                                   |  |  |  |
| TMS  |                                                                                                                                                                                                                   |  |  |  |
| TDI  | The input test data stream that is sampled on the rising edge of TC                                                                                                                                               |  |  |  |
| TDO  | The output test data stream that updates on the falling edge of                                                                                                                                                   |  |  |  |
| TRST | An active low asynchronous reset                                                                                                                                                                                  |  |  |  |

Figure 7.7: Pin descriptions.

Pin descriptions for the IEEE 1149.1 (JTAG) interface.







 Pines del protocolo:









#### JTAG:

- Algoritmos complejos para establecer bits.
- Puede ser lento el proceso (para cada lectura o escritura hay que hacer N shifts para posicionar cada valor en la celda que corresponde).
- Más económico que cablear cada uno de los nodos de una placa manualmente (bed of nails testers).
- El mismo principio de las placas se aplica en SoCs.
   Deteniendo el clock del CPU, se puede obtener una instantánea del estado del procesador, registros, etc... o modificarlos.



Sistemas Embebidos - 2º Cuat. 2017 Prof. José H. Moyano - DCIC - UNS

internal registers.







- Mejoras surgidas con el tiempo:
  - Comandos JTAG: Se usa el loop de JTAG para introducir comandos de debug convencionales que son interpretados por una lógica interna (streams más cortos). Menos pines que BDM.
  - Loops direccionables: Se introducen múltiples loops más pequeños en lugar de uno sólo grande. Con un stream corto, se selecciona el loop a manipular y luego se opera normalmente (pero los streams son más cortos y los tiempos de reducen).
    - mejora la depuración de elementos individuales del SoC (por ej. múltiples cores o dispositivos).
    - requiere una lógica que gestione el direccionado y habilitación de los loops.



- La interface JTAG es un estándar abierto, pero la forma de conectar cada celda JTAG internamente es propiedad de cada fabricante.
- Cada fabricante suele proveer de herramientas de debug específicas para sus productos (más allá de implementar interfaces estándar de comunicación con el core de debug en hardware).







# Interfaces de debug - Nexus

- Nexus: estándar IEEE-ISTO 5001-2003.
  - Impulsado por la industria automotriz, pero no limitado a dicha industria.
  - Múltiples niveles (escalabilidad):
    - se provee de funcionalidad básica con pocos pines (para controladores económicos), JTAG sólamente para la clase 1.
    - a medida que se aumenta el nivel, se añaden pines adicionales que permiten debugguing en tiempo real, etc. (microcontroladores con mayor poder de procesamiento).
  - Permite definir mensajes privados (sólo para ciertas implementaciones). Son visibles pero no interpretables para terceros (para protocolos propietarios de 3º partes).
  - Es un estándar más completo que BDM y JTAG.





# Interfaces de debug - Nexus

Nexus:
 Clases de
 cumplimiento
 del estándar.

| IEEE-ISTO<br>5001™-1999<br>Class     | Class 1                                                          | Class 2                                                                                                                                               | Class 3                                                                             | Class 4                                                                                                                                                                                                         |  |
|--------------------------------------|------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Trace features                       | Trace not supported                                              | Adds ownership trace<br>and program trace via<br>Auxiliary ports                                                                                      | Adds data write trace<br>and read/write<br>memory on the fly via<br>Auxiliary ports | Allows tracing to be triggered by a watchpoint via Auxiliary ports                                                                                                                                              |  |
| Debug<br>communicatio<br>n method    | Half-duplex<br>communication<br>(Limited<br>bandwidth)           | Communication may<br>be full duplex using<br>Auxiliary port (higher<br>bandwidth)                                                                     | Communication may<br>be full duplex using<br>Auxiliary port (higher<br>bandwidth)   | Communication may be<br>full duplex using<br>Auxiliary port (higher<br>bandwidth)                                                                                                                               |  |
| Run-time<br>control                  | Supports run time<br>control features<br>using JTAG<br>interface | Supports run time<br>control features using<br>JTAG interface or<br>Auxiliary port                                                                    | Supports run time<br>control features using<br>JTAG interface or<br>Auxiliary port  | Supports run time control features using<br>JTAG interface or<br>Auxiliary port                                                                                                                                 |  |
| Auxiliary Port<br>Implementatio<br>n | No Auxiliary Port                                                | Allows Port sharing,<br>the Auxiliary port may<br>be shared with slow IO<br>port pins (e.g. static<br>Config pins that are<br>latched at reset time). | Allows Port sharing with high speed I/O ports.                                      | Allows Port sharing with high speed I/O ports.                                                                                                                                                                  |  |
| Data<br>acquisition                  | Not supported                                                    | Not supported                                                                                                                                         | Supports data acquisition                                                           | Supports data acquisition                                                                                                                                                                                       |  |
| Memory<br>Substitution               | Not supported                                                    | Not supported                                                                                                                                         | Not supported                                                                       | Supports memory substitution (fetching or reading data over the IEEE-ISTO 5001 <sup>TM</sup> -1999 auxiliary port)  Triggering memory substitution on a watchpoint is an optional feature of Class 4 compliance |  |







# Interfaces de debug - Nexus

- Se requiere mayor número de pines conforme el CPU emite más información y a tasas más elevadas.
- El pinout está estandarizado según la clase.

| Compliance Class and     | Number of Device Data Pins |   |   |   |    |  |
|--------------------------|----------------------------|---|---|---|----|--|
| Port Type                | 1                          | 2 | 4 | 8 | 16 |  |
| Class 2 input port       | Х                          | Х |   | - | 7. |  |
| Class 2 output port      | X                          | Х | - | - | -  |  |
| Class 3 or 4 input port  | Х                          | Х | Х | - | -  |  |
| Class 3 or 4 output port | -                          | - | Х | Х | Х  |  |

**Figure 7.11:** I/O pins.









- Las posibilidades no se agotan en las interfaces estándar presentadas.
- Existen interfaces de programación/debug propietarias de ciertos fabricantes:
  - In Circuit Serial Programming (ICSP) para PICs de Microchip
  - In System Programming (ISP) para AVRs de Atmel
  - Etc.









- Ej: In Circuit Serial Programming (ICSP) para PICs de Microchip
  - Para programar
  - Para debuggear
  - Presente en toda la línea de PICs (desde 8 a 32 bits).









- Ej: In System Programming (ISP) para Atmel AVRs
  - Alternativa al uso de bootloaders (para quemar bootloaders por 1ª vez)
- Programación paralela
  - no tan usado hoy en día.
  - programación más veloz.
  - más número de líneas.









- Ej: In System Programming (ISP) para Atmel AVRs
  - Alternativa al uso de bootloaders (para quemar bootloaders por 1ª vez)
- Programación en serie
  - usa la unidad SPI del uC.











• Ej: In Circuit Serial Programming (ICSP) en Arduino (i.e ISP Serial sobre los ATMegas)









#### Referencias

- Atmel AVR ATmega328P Datasheet.
- Berger, A. Embedded Systems Design: An Introduction to Processes, Tools & Techniques. CMP Books. 2001. ISBN: 978-1578200733. Capítulo 7.
- Wilmshurst, T. Designing Embedded Systems with PIC Microcontrollers: Principles and Applications. Newnes. 2006. ISBN: 978-0750667555. Capítulo 20.





